XC7A50T-3FGG484E a fost optimizat pentru aplicații cu putere redusă care necesită transceiver în serie, DSP ridicat și debit logic. Oferiți cel mai mic cost total al materialului pentru aplicații cu un randament ridicat și sensibil la costuri.
XC7A50T-3FGG484E a fost optimizat pentru aplicații cu putere redusă care necesită transceiver în serie, DSP ridicat și debit logic. Oferiți cel mai mic cost total al materialului pentru aplicații cu un randament ridicat și sensibil la costuri.
Caracteristici funcționale
Logică avansată de înaltă performanță FPGA bazată pe adevărata tehnologie de tabel de căutare cu 6 intrări, configurabilă ca memorie distribuită.
RAM bloc de port dual de 36 kb cu logică FIFO încorporată pentru tamponarea datelor pe cip.
Tehnologie Selectio ™ de înaltă performanță, care susține interfețele DDR3 până la 1866 MB/s.
Conexiune serială de mare viteză, transceiver gigabit încorporat, cu viteze cuprinse între 600 MB/s până la 6,6 GB/s și apoi până la 28,05 GB/s, oferind un mod special de putere redusă optimizat pentru interfețele de cip la cip.
Interfața analogică configurabilă de utilizator integrează un convertor analog-digital de 12 canal cu 12 biți și senzori termici și de putere.
Chip de procesor de semnal digital, echipat cu 25 x 18 multiplicatori, acumulatori de 48 de biți și diagramă pre-scări pentru filtrarea de înaltă performanță, inclusiv filtrarea coeficientului simetric optimizat.
Un cip puternic de gestionare a ceasului care combină bucle blocate în fază și module de gestionare a ceasului în modul hibrid, capabile să obțină o precizie ridicată și un bruiaj scăzut.
Bloc integrat PCIE, potrivit pentru punctul final de până la x8 Gen3 și proiecte de porturi rădăcină.
Opțiuni de configurare multiple, inclusiv suport pentru stocarea mărfurilor, criptare AES de 256 biți cu autentificare HRC/SHA-256 și detectare și corectare SEU încorporată.